La unidad de control de ALU dicta la operación que debe realizar la ALU. Aunque la tabla de verdad solo describe 7 operaciones, que se enlistan en la tabla de verdad a continuación.
¿Cómo maneja el procesador el resto de las instrucciones com...
Estoy haciendo algunos problemas de práctica relacionados con las instrucciones de montaje MIPS y el código de máquina (en hexadecimal). Estoy haciendo un problema pero no estoy seguro si es correcto. Este es el problema, y lo que hice:
addi $...
Dada una máquina Mips con direcciones de 26 bits y rutas de datos de 32 bits, donde la instrucción de carga es la siguiente
| código OPT | rs | rd | inmediato |
| 6 bits | 5 bits | 5 bits | 16 bits |
El código OPT es el tipo de instrucc...
¿Puede alguien ayudarme a responder estas tres preguntas ?:
Dos identificados aquí:
Cuandomultiplicamoseloperandoinmediatopor4,¿multiplicamoselbinariooeldecimalpor2^2?¿Eselsignodeadiciónparalaconcatenación?¿Cuáleslacompensaciónmáximade$s?:...
Necesito ayuda para entender la solución del manual de la solución. La pregunta es del ejercicio 4.22.2 del capítulo 4 en el libro Organización y diseño de computadoras por Patterson y Hannessey (4ª edición). La pregunta es sobre la ramificación...
Estaba buscando la solución para una tarea publicada aquí:
enlace
y noté que para 1.1, no incluía la latencia del archivo de registro para la parte de reescritura. Sé que después del último Mux, el procesador debe escribir el resultado d...
Continúo mi práctica con el ensamblaje de MIPS y el código de máquina. Estoy haciendo un problema que asume lo siguiente:
• variables a-j are assigned temporary registers $0-$8.
• the base address of arrays A and D are in $9 and $10.
• if need...
parece que hay muchos nuevos módulos de IoT de bajo costo (< $ 20) que combinan un microcontrolador con una red 802.11 basada en el procesador MIPS 24K. Según mi experiencia, esta es una opción relativamente oscura, a diferencia de un microco...
Descargué el contenido de un chip flash NAND, y no entiendo por qué cada una de las palabras en la imagen está en orden inverso. Este flash compatible con CFI está conectado a un SoC TI AR7 que integra un núcleo MIPS 4K.
Estoy descargando el...
La computadora A tiene un CPI general de 1.3 y se puede ejecutar a una velocidad de reloj de 600MHz.
La computadora B tiene un CPI de 2.5 y se puede ejecutar a una velocidad de reloj de 750 Mhz. Tenemos un programa en particular que deseamos eje...