Estoy tratando de comenzar con DSP en mi tablero Spartan-3. Hice una placa AC97 con un chip de una placa base antigua, y hasta ahora lo hice para hacer ADC, multiplicar las muestras por un número < 1 (disminuir el volumen) y luego DAC.
Aho...
El procesamiento de señales digitales en aplicaciones de radar generalmente se realiza utilizando filtros de respuesta de impulso finitos. ¿Por qué es ese el caso? ¿No sería el uso de un filtro de respuesta de impulso infinito mucho más rápido y...
Tengo que hacer un filtro con DSPIC33 y quiero un programa que diseñe el filtro (hay muchos), pero exporte el código a DSPIC (en c, cualquier compilador o ensamblaje).
Según Steven W. Smith, en su libro: The Scientist and Engineer's Guide to Digital Signal Processing, al diseñar un filtro digital, "Un buen rendimiento en el dominio del tiempo da como resultado un bajo rendimiento en el dominio de la frecuencia...
Estoy implementando un filtro FIR en Verilog, usando la placa DE2. Por alguna razón, la salida de los altavoces está llena de estática, aunque parece que filtra algunas frecuencias. Aquí está el código para el FIR:
// Local wires.
wire read_re...
Recientemente he estado experimentando con varios filtros digitales para mi tesis, y mientras aprendía sobre los tipos FIR y IIR , parecen tener expresiones de salida similares.
Mientras utiliza un clase Java que encontré en línea para dis...
En DSP, a veces se usan los llamados filtros de celosía, que tienen una estructura como esta imagen :
Me pregunto cuáles son las ventajas de la estructura de Lattice, en comparación con otros tipos de filtros FIR y cuáles son las aplicac...
Mi pregunta se indica en el título: ¿Cuál es la relación entre el retardo de un filtro FIR digital y la respuesta por pasos?
¿El retraso es igual al tiempo de estabilización de la respuesta escalonada de la FIR?
Me gustaría saber cuál puede limitar en general la frecuencia de reloj máxima de un circuito implementado en FPGA.
En el caso específico, estoy creando algunos filtros FIR utilizando Quartus y simulándolos en un FPGA de la familia Cyclone II....
Me está costando un poco tratar de ubicar mi cabeza alrededor de las radios binarias. Específicamente cuando se trata de usarlos en un circuito. Por su cuenta puedo entenderlos bien. Por ejemplo, 2s complemento, punto fijo, BCD, etc.
Aquí es...