En el circuito que se muestra a continuación, trato de lograr lo siguiente (sé que mi circuito no es correcto, es un intento).
Problema: cuando INPUT_N = 0V, la entrada al microcontrolador no baja.
INPUT_N está a 12V cuando está inactivo y...
Soy nuevo en VHDL y parece que no puedo compilar mi código. He revisado el código lo mejor que he podido, pero no veo nada de malo en mi comprensión básica actual de cómo funciona y me pregunto si alguien podría ayudar. Se supone que el código d...
Este es un sumador de "carry look ahead":
Se sabe que este sumador calcula uno o más bits de acarreo antes de la suma. En la figura vemos que el bloque carry look ahead calcula el carry C1, C2, C3, C4 . ¿Pero no entiendo cómo hace eso? ¿...
¿Cómo puedo saber con qué flip-flop puedo diseñar un circuito lógico complejo con un número mínimo de puertas lógicas?
En nuestras tareas y exámenes, se supone que debemos usar un número mínimo de puertas lógicas. En un problema, se nos pide...
¿Cómo sería el diagrama de la puerta lógica para un JK Latch? Sé cómo se ve un flip-flop JK, pero ¿cómo construiría un pestillo con solo las entradas J y K, sin una entrada de reloj?
Estoy tratando de averiguar qué tan caro es el punto flotante fundamentalmente, a nivel de hardware. Por ejemplo, cuántos transistores más hacen un costo multiplicador de 32 bits en punto flotante en comparación con un entero.
Para ser especí...
Necesito reemplazar un interruptor físico con un transistor. Tengo un suministro de 12V que siempre está encendido y tengo una señal de control de 12V.
Necesito alguna forma de generar un pulso corto tanto en el encendido de la señal de contr...
Estoy tratando de dibujar el diagrama lógico de este Código Verilog de un contador usando mux, d flip flop, nand, y.
module CNT1 (Q, QN, To, CLK, D, L, RB, Ti);
output Q, QN, To;
input CLK, D, L, RB, Ti;
reg q, tout;
function mux;
input [3:0...
Hace poco asistí a un curso de capacitación para empresas de servicios eléctricos que analiza las prácticas de protección de relés. Uno de los temas que surgió fue un esquema de ahorro de fusibles en el que un dispositivo de recierre protector i...
Estaba implementando un circuito simple en un FPGA usando Quartus (6 elementos lógicos) y noté que el bloque que contiene las 6 celdas está ubicado cerca del perímetro.
¿Es este un criterio general? ¿La colocación en la frontera puede ayudar a m...