Preguntas con etiqueta 'digital-logic'

1
respuesta

ROM - ¿MEMORIA COMBINACIONAL?

Un circuito combinacional solo depende de los valores de entrada actuales. ¿Por qué la ROM se considera como memoria combinatoria?     
1
respuesta

¡Alguna confusión sobre los márgenes de ruido en la abstracción digital!

Estoy aprendiendo el curso abierto de MIT 6.002 y 6.004 por mi cuenta, pero encontré algo poco claro sobre los márgenes de ruido en sus materiales. En 6.002 (Electrónica y circuitos), el profesor dio una relación de los 4 parámetros que carac...
3
respuestas

¿XOR es igual a XNOR cuando se considera el número impar de entradas?

Estaba intentando hacer una pregunta que decía que puedes convertir un sumador completo en un sustractor completo usando solo un inversor. Más tarde investigué en este XOR y encontré que eso incluso para no. de entradas es la inversión de XNOR y...
1
respuesta

¿Entiendo cómo debe funcionar este circuito de Integrador Digital?

Así que necesito construir un circuito que funcione de acuerdo con este diagrama de bloques y la explicación: enlace Así es como creo que debería funcionar el circuito: Coloque una señal de entrada en un ADC, verifique el MSB para ver...
1
respuesta

Separación de una potencia analógica y digital

Por primera vez, estoy desarrollando un dispositivo mixto analógico-digital y no estoy seguro de cómo administrar la separación de potencia analógica y digital. El dispositivo contendrá: MCU sensor digital ADC sensores analógicos Wi-...
2
respuestas

Intentando entender esta tabla: comparador con carry

Cree una tabla de circuitos que compare dos números binarios de 4 bits (sin signo). El resultado es la señal de salida c_i, que es 1 si tenemos A≥B. Dado es A = 0100 y B = 0010. Complete la tabla en la que elige c_-1 bit usted mismo para que...
3
respuestas

¿Cómo debo diseñar los reguladores de voltaje (VR) para separar analógico y digital?

Necesito crear dos dominios de potencia y tierra: analógico y digital. Tengo una fuente de alimentación común a la que llamaré VCCBattery que alimenta 2 reguladores de voltaje. Dado que cada regulador de voltaje tiene Caps de desacoplamiento y P...
1
respuesta

¿Cómo planificar los estados del diagrama de esta máquina?

¿Cómo puedo diseñar un sistema de rastreo que reciba dos números xey paralelo, bit por ciclo, iniciando LSB y emitiendo un "1" cuando x > 2y? Sé que "2y" es como "y" con cero en el lado derecho .. Pero todavía no puedo planificar Condicion...
2
respuestas

Fuga dinámica y activa en CMOS

Estudié varias técnicas para reducir el consumo de energía de fuga en el diseño de CMOS. Las corrientes de fuga pueden ser estáticas y activas. Entiendo el significado de fuga estática (en espera), pero estoy confundido acerca de la fuga activa....
1
respuesta

Establezca la tensión de umbral del inversor CMOS en VDD / 2 para el flanco ascendente y descendente: ¿es posible?

Utilizando la tecnología 0.35u (VDD = 3.3v, Vt = 0.7, Tox = 0.7 nm), estoy tratando de establecer el voltaje de umbral de un inversor en VDD / 2. Si configuro la relación de ancho de PMOS / NMOS a 5 (significa que el ancho de PMOS sería 5 vec...