Preguntas con etiqueta 'digital-logic'

0
respuestas

Cableado apropiado del interruptor SPDT

Le pido disculpas por adelantado si se ha preguntado esto antes, pero no he podido encontrar nada igual. Por favor, hágamelo saber si tiene. Tengo curiosidad acerca de la forma correcta / estándar de conectar un conmutador SPDT en un circuito...
0
respuestas

Circuito usando solo puertas NAND y NO puertas

Tengo las siguientes expresiones para alguna lógica que alimentará un motor: A OR (NO B) O D NO (A y C) o (NO C y D) Tengo una limitación en la cantidad de circuitos integrados que puedo usar, ya que cada IC puede contener 6 de cualquie...
2
respuestas

¿Por qué se muestra 1699 cuando se está cargando un multímetro barato? [cerrado]

Estoy hablando de esto: ¿Porquévemos1699elprimersegundodespuésdequelogiramosparamedir750V~? ¿Hay alguna lógica eléctrica detrás de este número, está relacionada con el chip utilizado en el multímetro o es el número máximo que se puede most...
0
respuestas

Convertir la tabla de verdad BCD a funciones de salida usando K-Maps

Para ser honesto, solo estoy mirando para ver si estoy en el camino correcto con una pregunta determinada. EstaseríamirespuestaparaelK-Mapparalafuncióndesalida"H" y solo tengo curiosidad si estoy en el camino correcto aquí. Cualquier entrada...
1
respuesta

Tiempo de transición (tiempo de subida) y retardo de propagación

Recientemente en la clase me he encontrado con el siguiente cálculo del retardo de propagación del siguiente circuito digital: ¿PodríaalguienexplicarmeporfavorlasumadeltiempocrecientedeX2yC?Noentiendoporquéestaadiciónseconsideraelretardodeprop...
0
respuestas

Demora del peor caso para una puerta CMOS

Quiero determinar el patrón de entrada para el caso más desfavorable tpHL de esta puerta CMOS. Creo que puede haber más de un patrón de entrada que da el peor de los casos tpHL. El siguiente es mi razonamiento: Los patrones: 0010 > 0111...
1
respuesta

Diseño de SPI y problema de diseño secuencial general

Estoy tratando de describir el siguiente comportamiento de MCP4921 DAC. Estoy utilizando la placa FPGA Basys 2 como maestra. He escrito el siguiente código. Lo que funciona de alguna manera. module SPI_DAC_MCP4921( input [11:0] Dat...
0
respuestas

Máquinas de estado y señales de control en una CPU simple

Habiendo creado la CPU especificada en "Los elementos de los sistemas de computación", pensé que intentaría diseñar una CPU simple de 8 bits como un desafío divertido, con miras a implementarlo en un FPGA. Sin embargo, el libro anterior hace var...
0
respuestas

V +, V- y GND - Comenzando con bases virtuales

He estado jugando alegremente con la lógica TTL, pero recientemente he encontrado un convertidor analógico / digital TSC7106 mientras destroza un termostato viejo que ha exigido V +, GND y ... V-: o Veo que debería encontrar algún tipo de t...
1
respuesta

Infracciones de tiempo de retención con registros de desplazamiento / contadores de timbre

He leído (y me han dicho) varias veces que para un registro de desplazamiento, el reloj debería funcionar de manera inversa a los datos (por ejemplo, enlace ). Pregunta principal: ¿Esto también es cierto para los contadores de anillo (o LSFR...