Al leer el libro de Hennesy "Organización y diseño de computadoras" se menciona "Register.Rd" y "Register.Rs", pero ¿qué significa? Las partes .Rd, .Rt y .Rs que no entiendo, en la página 365:
Si está intentando controlar la memoria desde una CPU, entonces si usa dos bancos en lugar de uno, puede eliminar la primera línea de dirección. Si utiliza cuatro bancos, también puede eliminar el segundo. ¿Por qué es esto?
La Nintendo 64 debutó en 1996 y contó con un procesador MIPS de 64 bits. Según tengo entendido, las PC no comenzaron a aparecer con las CPU de 64 bits hasta 2003. ¿Cuál fue la ventaja de usar una CPU de 64 bits en 1996? Es de suponer que, en ese...
Estudio ingeniería de computación y leo el libro de Hennessy sobre Organización de Computadoras, donde se describe cómo el microprocesador hace la canalización y que el microprocesador tiene memoria caché en el chip, hasta 8 MB de memoria caché...
Hace poco empecé a trabajar con un STM32F103C8T6 (un ARM Cortex M3) y me encontré con algunas dificultades.
He configurado un SysTick_Handler para cambiar el contexto actual de la aplicación. El controlador invoca un PendSV_Handler...
Hola EE StackExchange!
Hace varios meses que intento diseñar una CPU simple de 8 bits. Sin embargo, estoy experimentando un problema: la ALU genera el resultado de la operación dos ciclos de reloj después de que se ha presentado con datos vál...
Hay una celda SRAM 6T clásica (imagen de wikipedia):
Parece (dos inversores en direcciones opuestas e interconectadas dentro y fuera) y funciona como un flip-flop.
¿Pero qué tipo de flipflop es el más cercano a dicha celda SRAM? Quiero...
considere el siguiente diagrama:
enlace
(página 3)
¡La primera puerta AND en la parte superior izquierda del esquema tiene solo una entrada! ¿Qué hace esto en un nivel lógico? Me parece extraño!
También: ¿Qué significa la puerta NO...
Creé una CPU de 4 bits en la última versión de Quartus. Ahora me pregunto qué archivos son necesarios si quiero poner los archivos en control de código fuente. Entiendo que los archivos bdf, sof y qpf deben ser versionados. ¿Necesito la versión...
las interrupciones vectoriales no son posibles si una CPU tiene una línea de solicitud de interrupción única y una línea de concesión de interrupción única, mientras que los dispositivos de interrupción múltiple son posibles .
¿La afirmación...