Tengo una pregunta simple relacionada con los transistores pmos. ¿Por qué no puede usarse para derribar completamente una señal de alto voltaje? ¿Puede alguien ayudarme a comprender las características eléctricas detrás de eso? ¿Es posible relac...
Estoy tratando de cortar el voltaje de suministro "Vcontrol" de un "circuito" de subbloques por un tiempo muy corto usando un pmos, un transitor nmos y una fuente de voltaje. El código de Hspice es el siguiente:
Vpulse Pulse 0 PWL (0.0n 0 0.1n...
En la tecnología CMOS, ¿por qué siempre hay que dopar el sustrato? Cuando necesitamos un MOSFET de canal p, generalmente creamos un n-pozo en él y creamos fuentes de p y drenaje. ¿Por qué el equilibrio tiene que funcionar de esa manera, por qué...
Soy una electrónica y amp; Com. Engg. 3er año estudiante y estamos aprendiendo la lógica CMOS por primera vez este semestre bajo la asignatura VLSI design.
Mientras diseñaba para la ecuación lógica: \ $ Y = A + BC \ $, el profesor primero lo es...
Por favor, dime si mis pensamientos sobre la pregunta a continuación son correctos o no.
¿Cómo disminuye el retraso de un inversor CMOS cuando aumentamos la tensión de alimentación?
Lo que pensé fue que si aumentamos el Vdd de, d...
¿Cómo afectará un código la descarga del condensador de carga? Yo esperaría que la descarga a través de la cascada sea más lenta, ya que el cascode tiene una impedancia de salida más alta.
simular este circuito : esquema creado usando Cir...
Estoy siguiendo el siguiente ejemplo como se muestra en el diagrama, para ajustar la frecuencia de reloj de un multiplicador a su máximo. Elsistemafuncionadelasiguientemanera:Elflip-flopenlaentradaalalógicadeseguimientoestáconectadocomounflip-fl...
Hay una idea popular de que la estructura del transistor NMOS podría verse como el diodo de interconexión a través de su unión PN. Por lo tanto, al operar NMOS, siempre desea mantener la fuente y la conexión en masa a la tensión más baja posible...
Estoy usando un acelerómetro FXLS8471Q para un proyecto usando la interfaz SPI. El chip utiliza los mismos pines para SPI y I2C. Para detectar qué interfaz desea el usuario, el chip muestrea el pin SA0 en el encendido según la Tabla 11:
Tengod...
Tenemos un inversor CMOS y una capacitancia fija como carga, por ejemplo, 0.1pF. Como experimento, aumentamos W de nMOS y pMOS y cada vez que aumentamos W, encontramos el retraso del inversor (usando especia). Notamos que al aumentar W, la tasa...