Preguntas con etiqueta 'clock'

1
respuesta

ATmega1284 se ejecuta muy lentamente hasta que se vuelve a flashear

Cuando enciendo mi ATmega1284, se ejecuta de forma extremadamente lenta, probablemente menos de una décima de su velocidad normal, a juzgar por los LED de ciclo que ejecuta. Está configurado para usar el oscilador interno sin divisor, y he confi...
1
respuesta

Hoja de datos: ¿Qué es un intervalo de unidad (UI) para un PMA?

Esta hoja de datos tiene una tabla (consulte la Tabla 3-2) que detalla las latencias para los dos partes de un dispositivo Ethernet PHY de 10 GB, concretamente PCS (subcapa de codificación física) y PMA (subcapa de sujeción de medio físico)....
1
respuesta

Trabajar con el reloj Spartan-6 LX9

Soy un principiante en diseño digital y estoy aprendiendo cosas usando "Advanced Digital Design with the Verilog HDL" junto con una placa Spartan-6 LX9 de Xilinx. Hasta ahora he logrado parpadear algunos leds en el tablero comenzando con un ejem...
1
respuesta

Pausa de una señal de reloj generada por el temporizador 555

Estoy planeando hacer un sumador / multiplicador de enteros simple que necesite una frecuencia variable, un reloj comparativamente lento (alrededor de 1 a 200 Hz) para fines de demostración. Utilicé el siguiente circuito genérico del temporizado...
1
respuesta

Freescale MCP8260, no entiendo los pines

Estoy viendo el procesador Freescale MCP8260 . Para programar PINS, establece valores en algunos registros. Me gustaría usar la interfaz MII para Fast Ethernet, por ejemplo. Puedo ver la tabla de PINS dedicados y todo está bien. Pero TX_CLK...
1
respuesta

El esclavo I2C no está bajando la línea de datos SDA para el ciclo completo del reloj

Me estoy comunicando con algunos dispositivos esclavos a través de múltiples buses, sin embargo, a pesar de que todos son el mismo dispositivo ( enlace ) y todos reciben el mismo mensaje / reloj del maestro, no retienen la línea SDA durante la m...
2
respuestas

Invertir reloj XYNIN ZYNQ / ARTIX7 sin inducir sesgo

Para el diseño HDL que estoy desarrollando actualmente para un SoC de zynq, necesito invertir una señal de reloj debido a un par diferencial intercambiado en el nivel de placa. El uso de "NO" para invertir agrega una LUT en la ruta y, como ta...
2
respuestas

¿Cómo establecer el valor del reloj externo para STM32F1?

Estoy creando un proyecto con el microcontrolador STM32F101C8t . Este microcontrolador tiene un reloj interno de 36MHz . Mi pregunta es cómo configurar correctamente el valor de reloj externo , es decir, qué valor de cristal debería usar. Ya co...
2
respuestas

frecuencia de reloj dividida por 5 vhdl

Quiero obtener la división de frecuencia de reloj entre 5, ¿puedo hacerlo con un tipo entero o necesito otra cosa para ejecutar el número decimal? library ieee; use ieee.std_logic_1164.all; use IEEE.NUMERIC_STD.ALL; entity divide_clk is port(...
1
respuesta

AMBA Bus Architecture y sus relojes

Tengo pocas dudas sobre la arquitectura de bus AMBA y sus relojes Estoy trabajando en Propriety SOC con documentos no detallados, el SOC se basa en ARM9 Architecture, que tiene periféricos conectados a través de AMBA2.0 Cada Periférico (di...