Preguntas con etiqueta 'clock'

3
respuestas

¿Cómo puedo cambiar la línea de señal del reloj de la tarjeta SIM entre dos tarjetas SIM?

Mi configuración es como en el png anterior, estoy usando sim800L gsm module, por prueba y error descubrí que puedo conectar pines de sim: (rst, gnd, io y clk) y el módulo detecta y se conecta a GSM sin conexión el poder de sim vcc pin, ta...
2
respuestas

Inicializando un número de bit grande como cero

¿Existe una forma más eficiente de registrar un valor inicial para una variable que reg [3:0] COUNT = 4'b0000; donde, en este caso, si tuviera que definir, por ejemplo, un recuento de 32 bits, tendría que escribir 32'b (32 ceros aquí)?  ...
2
respuestas

¿Por qué la señal de mi reloj tiene un paso medio entre lo alto y lo bajo?

Estoy intentando depurar una señal de reloj entre dos circuitos integrados ( DS90CR287 y DS90CR288 ) . Hay un paso a la mitad del reloj de terminación única generado por el DS90CR288 que no sé cómo explicar. No puedo publicar el esquema, pero ha...
3
respuestas

Métodos para la configuración de datos RAM antes del reloj

Soy muy nuevo en diseño digital (mi fondo es software). Estoy tratando de hacer uso de algunos bloques de RAM en un FPGA Xilinx, y quiero saber cuáles son los métodos habituales para configurar las señales de control de RAM w.r.t. el reloj....
2
respuestas

Creando un reloj de + 5V / -4V con un PIC Micro

Estoy trabajando en un proyecto para controlar una matriz de CCD que necesita una señal particular con un máximo de + 5V y un bajo de -4V, que cambia con bastante rapidez. Estoy usando un PIC18F4620, que, por lo que sé, al mirar la hoja de datos...
1
respuesta

Memoria DDRx: ¿Reloj de memoria frente a E / S Bus de reloj?

Al referirme a las memorias DDR / DDR2 / DDR3 / DDR4, no puedo entender la diferencia entre el reloj de memoria y el reloj de E / S. Según: enlace DDR-200 - Reloj de memoria = 100 MHz, Reloj de bus de E / S = 100 MHz; DDR2-800 - Reloj d...
1
respuesta

¿Por qué el Osciloscopio muestra un período de tiempo más largo que el que establece mi código?

Así que estoy programando un TSL1401R-LF módulo de cámara de exploración de línea que se lee en una matriz de píxeles de 1 x 128. Me he encontrado con un problema con la precisión de la salida. Básicamente, la cámara se vuelve menos precisa a...
2
respuestas

Verilog: Módulo Geneator de reloj lento (1Hz de 50Mhz)

Escribí el módulo generador de reloj, no sé si es verdad pero el problema está en mi módulo de registro. El error es: ERROR: HDLCompilers: 246 - "UpDownCounter.v" línea 74 La referencia al registro escalar 'clk_1Hz' no es un valor de red lega...
2
respuestas

retorno de banco de prueba del sumador de serie VHDL UUUU

Hace algunas semanas diseñé este sumador en serie, luego lo dejé pasar por un tiempo y ahora me gustaría indicar si funciona o no ... Así que el diseño es este this Y le informo el banco de pruebas que he intentado escribir por mi cuenta...
1
respuesta

generando una onda sinusoidal a partir de una señal pulsada ruidosa

Tengo una señal de pulso de aproximadamente 80MHz, 40 mV de amplitud. Necesito crear una señal de reloj para un ADC que requiera una onda sinusoidal con bloqueo de fase de aproximadamente 0.5Vpp. ¿Hay una solución COTS simple para esto? ¿O al...