¿es posible en general implementar un duplicador de frecuencia completamente en FPGA? Vi algunas implementaciones en google al retrasar la entrada y XOR con la original. Pero también dicen que este método no es confiable y es posible que no logr...
Esta pregunta es específicamente sobre el Spartan 6-75LXT (FG676) pero se puede aplicar a cualquier Spartan 6 (y posiblemente también a otras partes de Xilinx).
Cuando se usa el asistente de GTP solo, hay 2 pares por mosaico. En este caso esp...
Mi dispositivo Spartan-6 tiene un pin de entrada con IOSTANDARD = LVCOMS33 como restricción.
Si lo conecto accidentalmente o no a una señal de 5 V, ¿se dañará el FPGA?
No hay un consumo de corriente en esta conexión, es solo una entrada d...
¿Es posible utilizar pines de Spartan-6 bidireccional. (cambiar entre entrada / salida)
La siguiente es la situación:
Tengo un ADC y DAC de alta velocidad, pero esto no tiene que funcionar al mismo tiempo.
Tanto el ADC como el DAC tienen una...
Tengo (con suerte) una pregunta bastante sencilla sobre las declaraciones de los casos. Si muestro una señal entrante, que se devuelve como un valor de 10 bits, ¿puedo evaluar esa muestra en una declaración de caso y asignar un valor de resultad...
Estoy trabajando en un proyecto personal que involucra un Xilinx Spartan6 FPGA que programo en Verilog. No soy un usuario avanzado, es mi tercer proyecto de tamaño razonable y realmente no me gusta el trabajo con los diseñadores de FPGA, así que...
Quiero implementar el siguiente circuito contador de programas de 32 bits:
yesteesmicódigoverilogactual:moduleprogram_counter(d,inc,ld,clr,clk,Q);input[31:0]d;inputinc,ld,clr,clk;outputreg[31:0]Q;reg[31:0]q_inter;always@(posedgeclk)beginif(clr)...
Tengo un módulo Verilog que puede hacer que mi FPGA parpadee sus LED en las frecuencias de acuerdo con ciertas variables / constantes que he establecido dentro del código. Sin embargo, me gustaría cambiar estas variables externamente, para poder...
Tengo un kit embebido SP60x (Spartan 6). Me dieron el tablero en el trabajo y han perdido casi todo, así que no estoy seguro de cuál es la versión exacta.
He descargado el ISE Design Suite para Windows 10 - 14.7 soft.
He lanzado el softw...
Cuando configuro mi módulo, tengo un código como
input signed [7:0] SIGNAL
pero en la UCF quiero asignar cada bit individualmente. Actualmente mi código en la UCF es algo así como
NET "SIGNAL[0]" LOC = P35 | IOSTANDARD = LVCMOS33 | DRIVE...