Tengo una simulación RTL donde el módulo TB es el banco de pruebas para el módulo A.
El módulo A genera $ fatal cuando cumple con alguna condición que no le gusta.
El módulo TB genera / recopila transacciones hacia / desde A. ¿Hay alguna mane...
No puedo conectar la siguiente ecuación y parámetros en una fuente de corriente arbitraria. Cualquier ayuda sería muy apreciada. ltspice no puede leer mis parámetros. .
Estoy intentando simular el convertidor Synchronous Buck DC DC. He creado el circuito. Ahora quiero probarlo para verificar si me está dando la salida correcta o no. He probado el mismo circuito en LTSPice, pero es muy fácil de verificar la sali...
Hice dos simulaciones de opamp real y opamp ideal, ¿por qué los resultados son tan diferentes si otros parámetros son iguales?
Modelo que tomé del sitio de Maxim enlace
Estoy simulando un solo resonador de media onda microstrip (1.8 GHz) en Sonnet y usando la herramienta ADS LineCalc para calcular la longitud del microstrip pero obtengo un número incorrecto.
Parámetros del sustrato (LineCalc):
Er = 10...
He extraído la fuente VHDL de mi diseño de Xilinx ISE.
Utiliza la biblioteca UNISIM para modelar tablas de consulta y flip-flops y otros componentes.
Cuando simulo mi diseño VHDL (un circuito combinado) utilizando ModelSIM, no se muestran demor...
Al simular un circuito que consiste en mosfets, ¿cuándo se puede decir que el MOS debería estar en corte, saturación? o lineal (triodo) region?
Específicamente un circuito de bomba de carga que utiliza PMOS (consulte la figura a continuación par...
Estoy trabajando en mi proyecto Capstone y uno de sus componentes principales es el diseño de un circuito que funcione con el IOIO-OTG, algunos motores y una batería. Estoy tratando de encontrar un software de circuito libre que me permita impor...