Después de implementar una función matemática en un chip FPGA. El siguiente gráfico muestra para ~ 40 entradas el tiempo de respuesta, es decir, cuánto tiempo se tardó en calcular la salida. Estos datos son parte de los resultados de la simulaci...
Estoy viendo un sistema que usa un código gris en 16-QAM. Cuando un símbolo cambia, te mueves de uno de los 16 símbolos en la constelación a cualquiera de los 16 símbolos. Me pregunto si hay, de hecho, una ventaja al usar una codificación Grey....
He encontrado esa imagen:
y no puede encontrar una razón por la que hay directorio de páginas ? Creo que podría ahorrar tiempo si el proceso (o procesos), especialmente el registro CR3 , apunta directamente a la tabla de páginas....
Tengo un problema con un rendimiento muy malo en mi código PIC32. Por ejemplo, tengo este ISR que da servicio a varias fuentes de interrupción diferentes:
volatile int rxEvents = 0;
volatile int txEvents = 0;
volatile int int1Events = 0;
vol...
Es posible construir un circuito que proporcione una fuente de corriente constante a través de estos dos métodos:
Captura de pantalla del circuito del amplificador operacional
Captura de pantalla de la fuente actual de JFET de auto-polariza...
Pregunta de seguimiento de Stackoverflow
Estoy intentando escribir un valor característico repetidamente en un corto período de tiempo. Diferentes fuentes dicen que las tasas entre 200 y 305 kbit / s deberían ser posibles. Sin embargo...
¿Cuál es el número de GFlops por ciclo de CPU para IBM Power8?
Los flops por ciclo de cpu se obtienen como (número de números de punto flotante de precisión doble que encajan en una unidad de procesamiento vectorial (si corresponde)) * (# uni...
¿Cómo encontraría la cantidad de ciclos de reloj necesarios para producir la suma, la ejecución y el indicador de desbordamiento usando el arrastre de ondulación o el sumador de búsqueda anticipada?
¿Puede alguien explicarme cómo iríamos enco...
Se ha sugerido que una de las razones por las que las CPU RISC típicas se detienen en 32 registros enteros arquitectónicos, a pesar de que una instrucción de 32 bits tiene suficientes bits de repuesto para especificar 64, es que un banco de regi...
Estoy interesado en usar algunos tableros de desarrollo FPGA de alto rendimiento, pero parece que la mayoría de las opciones modernas y de alto nivel de Xilinx (Digilent) y Altera (Terasic) parecen ser tableros basados en PCIe. Casi exclusivamen...