¿La CPU blanda Microblaze es mejor que la CPU blanda Cortex M3 en términos de funcionalidad?
Dado todo el rumor sobre los procesadores basados en ARM, me preguntaba si implementar un procesador ARM en mi FPGA o si debería atenerme al Microbla...
Sé que la combinación FPGA-DSP se usa normalmente para electrónica de potencia de alta gama / ultrasonido / MRI / etc. ¿Es posible que el procesador de software reemplace completamente el DSP incluso en FPGA de gama baja como Spartan 3/6?
Aña...
El códec AC'97 parece dominar el mundo de la E / S digital, pero lo extraño es que no tiene interrupciones ni búferes, por lo que es difícil interactuar con un controlador, que tiene otras actividades. El AC97 exige realizar una encuesta periódi...
Estoy realizando un experimento en la placa Xilinx VC709. El experimento consiste en eliminar y conectar la memoria RAM DDR3 mientras se ejecuta el FPGA. Pero cada vez que vuelvo a conectar la memoria RAM, tengo que reprogramar el FPGA. Estoy us...
¿Hay una manera de generar un archivo mss desde el archivo XML SDK exportado en la línea de comandos? En este momento, todavía tengo que abrir xsdk, generar un nuevo proyecto hello world para crear el archivo mss. Pero me gustaría generar el arc...
Me pregunto si podría realizar operaciones de punto flotante en un controlador Microblaze.
Gracias a todas las respuestas posibles con referencias directas a documentación o artículos.
He estado tratando de encontrar el valor Absoluto de un entero designado para Verilog Core utilizando Xilinx C ejecutándose en Microblaze, lo que he visto es que Verilog trata el número negativo como un número positivo.
He intentado todos los...
Estoy trabajando con el núcleo de MircoBlaze_mcs e implemento un archivo GIO simple desde el tutorial pero da un error ("xiomodule.h" No existe ese archivo o directorio) cuando sintetizo el proyecto.
Lo encuentro en la documentación de la API...
Escribí un periférico IP personalizado en Verilog y lo conecté a MicroBlaze, usando una opción de coprocesador de hardware. Puedo ver el periférico conectado en el Diagrama de Diseño del Sistema. Todo se compila y la compilación es exitosa.
A...
Quiero pasar algunos datos de mi verilog a mi núcleo de microblaze en ISE 14.7. Estaba haciendo una investigación y parecía que la FSL era la forma más fácil de hacerlo.
Lo que hice fue crear un periférico con una entrada de 32b y una salida...