Cuando la tensión en el nodo n-mosfet es una lógica 1, la lógica complementaria 0 se aplica al nodo activo-bajo n-mosfet, lo que permite que ambos transistores conduzcan y pasen la señal de IN a OUT. Cuando el voltaje en el nodo activo-bajo n-mo...
Necesito implementar una función booleana usando solo las puertas NOR. La función minimizada escrita como PoS es:
f (a, b, c, d) = (a + b) (a + c + d) (b + c + d ') (a + c' + d ') (a' + c '+ d)
Usé la doble negación y las leyes de DeMorg...
Tengo un sensor de movimiento que envía la señal alta cada vez que está conectado o encendido (al lado de las veces en que en realidad detecta movimiento).
El sensor está configurado para activar una alarma cada vez que envía la señal alta,...
Traté de hacer algunos decodificadores binarios a decimales, pero no tenía idea de cómo construirlos, así que terminé usando el "verificador de combinación" (básicamente proporcioné un verificador para cada número). Eso fue realmente ineficiente...
Tengo un problema con el diseño lógico. Necesito diseñar MOD 5 Up / Down Counter con la entrada de control x, cuando x = 0 contará hacia abajo y cuando x = 1 contará hacia arriba. Solo puedo usar el flip flop JK y la puerta NAND. Complemento de...
Debajo puedes ver una puerta CMOS XOR. Me pregunto por qué no cambiamos inversores adicionales como A 'o B' con MOSFET opuestos.
Por ejemplo, ¿no podríamos simplemente colocar la construcción verde en lugar de la roja?
Aquíestámidiseñodespué...
en t = 0, ayb cambian de 0 a 1 y t = 1, a y b cambian de 1 a 0.
¿cuál debería ser la salida de f at t = 2? (básicamente, la compuerta elimina el cálculo actual si la entrada cambia dentro del retardo de la compuerta)
El retraso de la puert...
Me encargaron la creación de un multiplicador binario que puede multiplicar números de dos dígitos.
La tabla lógica que resultó es la siguiente:
+--------------------------------+
| Inputs || Outputs |
| a | b | c | d || w | x...