Quiero diseñar un PCB de 6 capas para un Allwinner H3 y DDR3, pero el taller de PCB solo tiene la pila mostrada en la imagen.
Con este apilamiento, el cálculo de la impedancia de las líneas de disciplina es difícil. El ancho de la señal SE...
Ayer hice algunas mediciones de jitter de mi enlace serial de alta velocidad. Ahora estoy analizando las fuentes de jitter, y descubrí que mi jitter aleatorio a menudo no es alrededor de cero, la mayoría del tiempo alrededor de -1 .. -0.5ps....
¿Alguien sabe por qué las tapas de acoplamiento de CA deben implementarse en la interfaz USB3 mientras que no se requiere en USB1 / 2?
¿Algo relacionado con la velocidad de transmisión, el método de codificación?
Tengo una Raspberry Pi y un tablero de pantalla HDMI personalizado apilados como se muestra en la foto aquí.
SiusouncableHDMI'estándar',notengoningúnproblema.Sinembargo,debidoalfactordeforma,uncablenoseadaptaamiaplicación,asíquecreéunaPCBcon...
Estoy buscando en la hoja de datos y guía de diseño de la DP838481 pero parece que no puedo encontrar donde se habla de coincidencia de longitud para los pares diferenciales RX y TX. Solo menciona la coincidencia de longitud para las señales M...
Estoy trabajando en un dispositivo de datos de alta velocidad USB 2.0 que tendrá un filtro de entrada de energía para EMI y la integridad general de la energía. El filtro incluye inductores tanto en + V como en GND. Entonces, esto significa que...
Tengo un System On Module que estoy diseñando y me gustaría encajar dentro del factor de forma M.2. Mi problema es la docena de rastros de alta velocidad que deben pasar por el conector de borde a mi conector M.2. El conector de TE que estoy c...
Estoy mirando el libro de mindshare para la prueba de conformidad de TX.
De alguna manera estoy confundido acerca del método para ingresar al subestado Polling.Compliance.
En Gen1 / 2, parece que del transmisor detecta una carga de 50 Ohm, ingre...