Los bucles de bloqueo de fase (PLL) y los bucles de retraso de bloqueo (DLL) se utilizan en varias aplicaciones, pero aún no hay una discusión destacada de los aspectos clave de estos circuitos, cómo funcionan, en qué aplicaciones se pueden usar...
Tengo un gran desafío en mi diseño que superar:
Necesito una precisión de frecuencia de reloj de < 0.2 ppm con un consumo de energía increíblemente bajo.
Lo que estamos haciendo actualmente es usar una banda de base de un transceptor 3G...
El bucle de retardo bloqueado se usa para alinear el reloj en circuitos integrados. En el IC no hay flip flops y otros dispositivos. Quiero saber cómo la DLL alinea el número de relojes que van a diferentes flip flops.
Lo siento por el inglés...
Estoy trabajando en el proyecto Delay Locked loop. Quiero comprobar el rango de bloqueo de la dll. Estoy usando vpulse para el reloj, pero al dar parámetros período de reloj, ancho del reloj, tiempo de subida, tiempo de caída. Dando el pulso del...