Preguntas con etiqueta 'cmos'

1
respuesta

Cómo aumentar el fanout del búfer CMOS

Soy nuevo en el foro en línea. Quiero conectar 74HC541 (Buffer) a 74HC574 (D-f / f). La cosa es 100's de interfaz paralela D-f / f como se muestra en la figura (Fig.1). La capacitancia de entrada y carga lo limita a 10 a 15 fanout. El fanout de...
1
respuesta

Encontrar Vds en un CMOS sin información. en la modulación del canal?

"¿Cuál sería (idealmente) el voltaje de CC en la salida en el siguiente circuito?" Así se formuló la pregunta. ¿Se puede encontrar sin tener ninguna información en \ $ V_A \ $ o en \ $ \ lambda \ $? La única forma en que \ $ v_o \ $ podría evalu...
1
respuesta

Combinación de lógica CMOS y TTL

Tengo un grupo de 74LS383 (cierre octal transparente TTL con salidas de tres estados) y MM74C83N (sumador binario CMOS de 4 bits) que me gustaría conectar juntos. Necesito conectar la salida del 74383 a la entrada del 7483 y viceversa. El prob...
2
respuestas

Lógica dinámica - Tamaño del transistor

Si tenemos un circuito en lógica dinámica: ¿Cuál debería ser el tamaño de los transistores de carga (Qe y Qp)? Sé que aumentar el tamaño mejora la velocidad pero también aumenta la disipación y no afecta la funcionalidad. Si el ancho d...
1
respuesta

Usando un demultiplexor analógico como demultiplexor digital

Si quiero usar un de / multiplexor analógico como demultiplexador digital, ¿tengo que usar resistencias pull-up / pull-down? Por ejemplo, cuando conduzco un CMOS IC como el 4015 con el CMOS analógico 4051, ¿tengo que usar resistencias despleg...
3
respuestas

Latch-Up en dispositivos CMOS

Recientemente leí algo sobre el efecto de retención en las estructuras CMOS, pero no entiendo por qué este efecto afecta a los MOSFET. Entiendo que las corrientes altas a través de la ruta de la fuente de drenaje causan este efecto porque hay es...
1
respuesta

¿Por qué mi compuerta AND cmos tiene menos disipación que mi compuerta NAND?

Acabo de empezar a tomar un curso en VLSI y por lo poco que sé, este resultado parece un poco extraño. A continuación puede ver el diseño de la compuerta AND y NAND que diseñé: Ambosparecenestarfuncionandobienconretrasosdesubidaycaídademeno...
1
respuesta

¿Cómo diseñar la puerta lógica digital utilizando la lógica TFET?

En mi proyecto reciente, necesito diseñar puertas lógicas digitales utilizando TFET en lugar de la lógica CMOS. ¿Alguien puede sugerir algún simulador o procedimiento que admita el diseño utilizando la lógica TFET?     
1
respuesta

Codificador de prioridad programable

He estado buscando sobre el codificador de prioridad programable pero no he encontrado una buena explicación sobre él. Sé sobre el codificador de prioridad. Pero en general, ¿qué es el codificador de prioridad 'programable'? ¿Alguien puede expli...
1
respuesta

Cableado de sensores simples a 5-20 pies de una uC - puntas y errores; Cables UTP vs STP

La situación: usando un simple microcontrolador (por ejemplo: 5V Arduino Pro Micro) que necesita leer algunos sensores ubicados a una distancia de 5 a 20 pies a través de cables. (Este es un controlador de área de almacenamiento / garaje). Lo...