Algunos FPGA tienen DCM (Digital Clock Manager) y PLL (Phase Lock Loop) para uso en la generación de reloj interno.
Xilinx Spartan-6 FPGA Clocking Resources UG382 (v1.10) documentación describe un número de características para DCM:
Eli...
Estoy utilizando una placa B-L072Z-LRWAN1 (que tiene una MCU STM32L072) y quiero obtener datos de un sensor DHT11. Para lograr esto, necesito un retraso de microsegundos que no puedo obtener.
Las bibliotecas proporcionadas por ST tienen una f...
1. Información de fondo
Estoy diseñando una placa para un microcontrolador STM32F767ZI. Este microcontrolador tiene un oscilador primario para el SYSCLK (reloj global del sistema) y un oscilador secundario para el RTCCLK (reloj...
Estoy utilizando IDT 85104 Buffer IC para la distribución del reloj en mi diseño. Necesito dar la salida de reloj de este búfer a un dispositivo a 156.25 MHz. Tengo 2 dudas: -
1. En la tabla de parámetros de 85104, se da que la tensión de s...
Estoy tratando de familiarizarme con las ARM en el ejemplo del dispositivo LPC1110. Y hay cierta confusión sobre la selección de la velocidad en baudios para UART.
Supongo que se está ejecutando en 12MHz después del reinicio. El manual...
Por lo que he encontrado en Internet, los relojes de la CPU funcionan con material piezoeléctrico para producir una señal oscilante muy estable, pero esos materiales deben cambiar de forma o tamaño para obtener una frecuencia diferente. Entonc...
Estoy usando un microcontrolador para registrar un byte en un registro de desplazamiento 74HC595 y enclavarlo. Luego envía una señal al otro dispositivo que envía 8 pulsos de reloj cuando está listo para recibir el byte.
Entonces, mi pregunta...
Quiero cambiar los bits de fusible del ATMega328 para que funcionen con un reloj externo (función / generador de señales) en lugar del cristal. La velocidad del reloj será de 8MHz. He intentado durante meses y todos mis intentos fracasaron porqu...
Hice mi propia placa personalizada que contiene un oscilador de reloj para conducir un FPGA. Escribí un código VHDL. El script simplemente redirige una entrada de 10 bits (SIGIN) a la salida de 10 bits (SIGOUT) en el flanco ascendente del relo...
Estoy tratando de hacer un circuito de reloj simple de 32.768 kHz. En la hoja de datos para un cristal que encontré, incluía el siguiente circuito:
simular este circuito : esquema creado usando CircuitLab
Sin embargo, cuando implem...