Niveles de voltaje de E / S seguras para Xilinx SP605

0

Contexto

Recientemente obtuve una placa de evaluación SP605 de Xilinx, que luce un FPGA Spartan-6. (consulte este enlace ).

Esta placa tiene un montón de E / S de usuario y las dos que más me interesan son los dos conectores SMA de E / S genéricos en la parte superior derecha de la placa. Como primera prueba, traté de usarlos como salida, configurándolos en ALTO cuando se presionaba un botón en el tablero. En un ámbito, esto da 2.5V .

El bloque resaltado (rojo) contiene el SMA del que estoy hablando. Está conectado al Bank 0 @ 2.5V , que coincide con lo que veo en el ámbito.

Preguntas (s)

No puedo encontrar una referencia para las calificaciones del SP605, solo para el Spartan-6 y aunque este último puede aceptar / drive 3.3V I / O, no creo que esto pueda extenderse al SP605.

  1. ¿Es seguro asumir que un 2.5V INPUT no freirá nada? (Supongamos, por supuesto, que no hay picos de tensión / exceso)
  2. ¿Hay alguna manera de cambiar estos niveles de E / S o están bloqueados de alguna manera en la pizarra?

¡Salud!

    
pregunta mmassaro

1 respuesta

0

1) Sí, las E / S de FPGA generalmente se activan por banco, en su placa, BANK0 funciona con 2.5V, por lo que estará bien con 2.5V in. Sin embargo, deberá verificar la hoja de datos para el umbral de voltaje alto / bajo. ¡No se olvide de verificar en qué voltaje está trabajando cada banco antes de conectar las cosas! Bank0 es 2.5, pero no hay ninguna razón por la cual los otros bancos no estén en 1.8 (o incluso 1.2) o hasta 5V, dependiendo de la placa de desarrollo.

2) No lo esperaría en una placa de desarrollo como la que tiene, sin embargo, es posible que pueda cargarla en la PCB si revisa los esquemas y sabe lo que está haciendo.

    
respondido por el Puffafish

Lea otras preguntas en las etiquetas