Estoy construyendo un amplificador de RF de clase D y su amplitud de señal está controlada por el voltaje de salida SMPS (Vout). El voltaje de salida de SMPS se configura de acuerdo con la diferencia de potencia establecida y potencia FB. Dos compensadores de tipo III han sido diseñados para superar los dos polos del filtro LC en SMPS y en el amplificador de RF. A partir de la dinámica del sistema, primero el bucle interno (SMPS) del sistema debe alcanzar su valor final. Luego, el error de la potencia de salida del amplificador de RF y el conjunto de potencia deben calcularse y modificarse según la Vout de SMPS.
Preguntas:
- ¿El siguiente diagrama de bloques representa eso correctamente?
- El bucle interno se ejecuta con más frecuencia que el bucle externo. ¿Cómo lo representamos visualmente?
- ¿El compensador de amplificador de RF toma el sistema SMPS compensado y el sistema de amplificador de RF juntos como su sistema de planta?