Estaré usando el siguiente FPGA
enlace
Tengo un módulo que tiene 16 std_logic_vector (13 downto 0) salidas
Los valores de estas salidas están cambiando cada 50 Mhz en cada flanco ascendente de mi FPGA_clock.
Quiero almacenar estos datos en una TARJETA SD y poder leer los datos de la Tarjeta SD.
Pero no sé si es posible leer y escribir en la TARJETA SD utilizando las señales:
VDD
DAT2
DAT1
CMD
CLK
DAT3
DAT0
CARD_DETECT
¿Hay algún documento que explique cómo controlar estas señales para escribir y leer en una TARJETA SD a través de un FPGA?
Gracias por su ayuda