Por qué el voltaje en el terminal Fuente en el dispositivo MOST en la lógica de transistor de paso viene dado por: Min (Vgs-Vt, Vdd). Cómo llegamos a esta expresión.
Un PMOS pasa un 1 perfecto, pero un 0. degradado
Un NMOS pasa un 0 perfecto, pero un 1. degradado
Esto se debe a que, en la lógica de transistor de paso, los nodos de fuente y drenaje no están fijos. La fuente y el interruptor de drenaje siempre que el transistor esté cargando o descargando la capacidad de carga.
Entonces, cuando el NMOS está cargando la capacidad de carga, la fuente es la señal de entrada y el drenaje es la señal de salida. En esta situación, el drenaje no puede cargarse más allá de Vgs - Vth porque en ese punto el transistor se apaga (Vgs no es mayor que Vth).
Pero, cuando el NMOS está descargando la capacidad de la carga, la fuente es la carga y el drenaje es la entrada (que está a tierra). En este caso, el Vgs siempre es mayor que Vth (ya que la entrada está en el suelo). Y la tapa se descarga hasta 0V.
Los PMOS funcionan de manera similar, pero opuesto al NMOS (pasando un '1' sólido pero un '0' degradado).
Por esta razón, PMOS y NMOS se combinan en "puertas de transmisión" que pasan tanto un '0' como un '1' (las selecciones están invertidas).
Lea otras preguntas en las etiquetas transistors mosfet nmos