Capacitancia efectiva de una placa FPGA

1

Actualmente estoy diseñando un procesador en un Altera DE0 Nano y descubrí que el consumo de energía de mi diseño se puede calcular con esta ecuación:

P = C * V ^ 2 * (a * f) donde P es el consumo de energía / seg, C es la capacitancia, V es el voltaje, a es una constante yf es la frecuencia de reloj.

¿Puede alguien ayudarme a entender cómo obtener los valores de C y V? TIA.

    
pregunta Adaptive

1 respuesta

1

C se determinará por el número y tamaño de sus puertas lógicas (junto con la distancia del cable). Para un procesador completo, esto será difícil de calcular a mano. Usted querría agregar todas las tapas de nodo en el diseño.

El software debería poder hacer esto por usted.

Con el software Altera, esto se llama PowerPlay

Como ejemplo simple, considere un inversor. Cada vez que cambia de alto a bajo o de bajo a alto, tiene que cargar / descargar toda su tapa de nodo de salida (incluida la fuente / drenaje de NMOS y PMOS del inversor, los cables y cualquier tapa de compuerta corriente abajo).

V es el voltaje de salida del procesador y, francamente, ya que está diseñando el procesador, debe saberlo. Supongo que 3.3V o 1.2V

    
respondido por el jbord39

Lea otras preguntas en las etiquetas