Estoy buscando lineamientos sucintos pero correctos para evaluar un diseño de PCB de memoria DDR3. Sé que la concordancia de la longitud del trazado, a través del estilo y la perforación vertical, y el agrupamiento de señales, son importantes. Sé que cada grupo de 8 bits de datos más dos líneas de control asociadas deben coincidir en longitud.
Estoy buscando un buen resumen de todos los problemas, o la experiencia de las personas, especialmente si cubre los módulos de chip múltiple y el diseño de punto a punto único (una CPU y un chip de memoria). ¿Qué importancia tiene todo esto para las CPU de una sola placa?
He leído Consideraciones de diseño DDR1 - DOs y DONTs y Compensación por desequilibrio a través del conteo en el enrutamiento DDR3