He estado estudiando el siguiente esquema.
Esos NMOS son de agotamiento. No estoy seguro de por qué se necesitan en esto. ¿Por qué no simplemente conectar los buses SCL y SDA sin un MOSFET? ¿Para qué sirven los mosfets aquí?
Vtn = 0.4 V, W = 1um, L1 = 0.25um, L2 = 0.5um.
Para una pregunta, obtuve el circuito anterior y la solución dijo que M1 está en triodo y M2 está activo. Además, V1 es desconocido, así que no puedo entender cómo determinaron esto. ¿Algun...
Estoy tratando de obtener una retención de bootstraps para n-mosfets de lado alto. Como lo entiendo actualmente, funciona de esta manera:
cuandopwmesalto,mosfetestácerradoyelcondensadorestácargadoa12V.cuandoPWMbaja->lapuertaobtiene12V->mo...
Soy nuevo en la tecnología CMOS y estoy tratando de aprender sobre las puertas lógicas de CMOS. Tengo un problema con el tamaño de los transistores. Por lo que pude entender, la idea principal es obtener tiempos de subida y caída iguales. Pero,...
¿Me estoy perdiendo algo? Tengo entendido que si Vgs es menor que Vtn, el n-mos debería estar en corte sin que la corriente fluya desde la fuente. Tengo desagüe conectado a 12v en serie con una resistencia de 3k y fuente a tierra. Cuando envío 0...
Chicos tengo una duda tonta. Lo anterior es un circuito estándar. Deseo preguntar cómo puede existir una pequeña señal de corriente a través del transistor que se muestra arriba. La fuente actual (que es dc) siempre obligará a la curación...
Supongamos que tengo 3 señales generadas por la lógica NMOS. Cada una de esas señales tiene un pin de habilitación asociado que cuando se activa, el valor de la señal aparecerá en la salida (debo tener en cuenta que las señales A, B, C se origin...
Estoy intentando diseñar un conjunto de interruptores en un diseño de cmos.
Se supone que los conmutadores deben controlar varios condensadores y quiero implementarlos como transistores NMOS o PMOS únicos.
Según mi entendimiento, he hecho lo...
Aquí, la gran resistencia de realimentación RG interpuesta entre la compuerta y el drenaje del NMOS (generalmente en el rango de megohm) obliga a que la tensión de CC en la compuerta sea igual a la del drenaje (porque IG = 0). Además, dice que R...
He estado tratando de implementar un circuito limitador de corriente utilizando un controlador NMOS de alta potencia y de compuerta de lado alto.
Mi idea es ajustar el ciclo de trabajo PWM del controlador de la compuerta para dar una corrient...