Tengo un termómetro inalámbrico para piscinas (AcuRite 617 1 ) y me gustaría interceptar la temperatura datos en el receptor y utilícelos con un sistema computarizado de registro de datos.
Convenientemente, dentro del receptor hay una pequeñ...
Siempre me han enseñado que es deseable una interfaz sin compensación de CC (la misma cantidad de 1s y 0s cuando se promedia en el tiempo). Con este fin, a menudo las codificaciones como 8b10b incluirán una disparidad de ejecución que compensa e...
Antes de hacer la pregunta, he buscado en Google las ventajas de la codificación de estado de activación rápida en comparación con otras, como la codificación de estado gris y binario.
Pude entender las ventajas y desventajas de one-hot sobre...
Estoy realizando un pequeño proyecto en la universidad, donde debo convertir (codificación) entre códigos grises y binarios, y también para la codificación de bus invertido en verilog. Realmente es una tarea sencilla, ya que he terminado con el...
Los datos se escriben en un CD / DVD utilizando una codificación llamada modulación de ocho a catorce , donde cada ocho bits de datos se codifican por catorce bits en el disco. La codificación fue diseñada para dar a la señal codificada algunas...
(Se me ocurrió esta pregunta cuando trato de entender la velocidad de bits y la velocidad de transmisión).
Supongamos que tengo algunos datos para transferir. Y los datos están codificados en binario como una cantidad de datos de N bits.
S...
Me gustaría profundizar en lo mismo: Naturalmente, uno usaría la representación ASCII para primero codificar "ABC" en bits sin procesar. La secuencia se convertiría (en binario) "01000001 01000010 01000011". Supongamos que estos datos se transmi...
Soy un novato en SystemVerilog. Deseo saber cómo modelar una señal X de 8 bits para alcanzar cuatro niveles en ciertos intervalos de tiempo. Por ejemplo, deje que los valores legales de X sean de 40 a 80 (40 < X < 80)
40 - X - 50 para...
Estoy diseñando un codificador 8b10b en SystemVerilog. El circuito tiene la capacidad de codificar 1-16 bytes (8 bits / byte) en un solo ciclo de reloj.
Tengo una pregunta sobre el cálculo de la disparidad de ejecución (RD), que es una salida...
El documento de WPC-Design informa que:
"El transmisor usa un esquema de codificación diferencial de dos fases para modular los bits de datos en la señal de potencia".
¿Qué método de codificación significan?
- ¿Codificación diferencial de Ma...