Preguntas con etiqueta 'digital-logic'

1
respuesta

¿Necesidad de un cable de 75 ohmios?

(NB: Creo que esto es mejor aquí que el de superusuario porque está basado en hardware) Intentando conectar la salida S / PDIF de mi computadora portátil a algunos auriculares. La configuración es: Laptop - > Cable de 3,5 mm a RCA - > C...
3
respuestas

¿Cómo descodificaré por software este flujo serial de 260KHz?

Probé esta secuencia en serie saliendo de un controlador de tablero de puntuación y parece un protocolo propietario. ¿Cómo podría intentar descifrarlo por software? El bit de inicio es 7.8us largo. Todos los bits de datos son aproximadame...
1
respuesta

0 o 1 como salida deseada después de cierto umbral

Soy un estudiante de secundaria, estoy haciendo un proyecto que usa LDR, ya que sabemos que la resistencia en las terminales varía de acuerdo con la cantidad de luz que incide sobre él, pero en mi proyecto solo necesito dos estados definidos, ya...
2
respuestas

pregunta del circuito lógico

Ahora tengo una pregunta sobre la tarea que no me queda muy clara. "Construya una máquina de estados finitos que acepte un valor base 2 ingresado bit a bit con el bit más significativo primero. La salida de la máquina es 1 si el número ingres...
2
respuestas

Problemas de sincronización y sesgo de reloj en diseños digitales

Estoy leyendo "Prototipado rápido de sistemas digitales: Edición SOPC" , y en la p.113 contiene la siguiente declaración:    En VHDL, como en cualquier diseño de lógica digital, no es una buena práctica de diseño AND u otras señales c...
4
respuestas

¿Cómo medir el ruido de cuantización?

Estaba experimentando con un software (National Instruments Signal Express) donde usé un convertidor A / D de 16 bits, conecté la entrada analógica a tierra en un rango de -10 V a +10 V He calculado que el ruido de cuantización rms teórico es...
3
respuestas

¿Por qué todos los 1 se utilizan como segunda entrada en la operación de disminución de ALU?

Suponga que las primeras cuatro entradas de datos son X (X0, X1, X2, X3) y las segundas cuatro entradas de datos son Y (Y0, Y1, Y2, Y3) en una ALU de 4 bits. ¿Por qué "Todos los 1" se utilizan como una entrada para Y en la operación de disminuci...
2
respuestas

EEPROM Tiempo de ciclo de escritura y resistencia de ciclo de escritura

Tengo una aplicación de software integrada que está copiando un búfer desde la RAM a la EEPROM. En este caso, el dispositivo EPROM es un 28C010 (128 K x 8). La copia se realiza a intervalos no regulares, generalmente en bloques de múltiples by...
2
respuestas

¿Cómo minimizar las puertas en la implementación?

Soy un estudiante de informática, y varias veces se me ha pedido que implemente una expresión con el número mínimo de puertas NAND o NOR. Nunca pude obtener el pensamiento procedimental exacto al respecto y siempre adiviné la solución que a vece...
2
respuestas

El generador de onda cuadrada tiene una salida casi inútil

Tengo un sistema que fue diseñado para probar componentes digitales. Tengo un dispositivo en el sistema que se utiliza para la generación y adquisición de señales digitales. Ahora, con mucho gusto admitiré que no entiendo completamente todo lo q...