Estaba haciendo algunas investigaciones sobre Phase Locked Loops (PLLs). Ahora lo que entiendo es que el filtro de bucle es primero necesario para suprimir las señales no deseadas en el VCO, por lo que la sintonización está controlada por el valor de CC del detector de frecuencia de fase (PFD). Por lo tanto, el filtro de bucle es un filtro de paso bajo y, por supuesto, desea una baja frecuencia de corte \ $ f_c \ $ por esta razón.
Ahora a la segunda influencia del filtro de bucle: si \ $ f_c \ $ es bajo, el PLL tardará más en bloquearse. Pero no entiendo esto, ¿cómo puede el ancho de banda determinar la velocidad de bloqueo?