PLL Loop Filter y su influencia en la velocidad

0

Estaba haciendo algunas investigaciones sobre Phase Locked Loops (PLLs). Ahora lo que entiendo es que el filtro de bucle es primero necesario para suprimir las señales no deseadas en el VCO, por lo que la sintonización está controlada por el valor de CC del detector de frecuencia de fase (PFD). Por lo tanto, el filtro de bucle es un filtro de paso bajo y, por supuesto, desea una baja frecuencia de corte \ $ f_c \ $ por esta razón.

Ahora a la segunda influencia del filtro de bucle: si \ $ f_c \ $ es bajo, el PLL tardará más en bloquearse. Pero no entiendo esto, ¿cómo puede el ancho de banda determinar la velocidad de bloqueo?

    
pregunta OcK

1 respuesta

0

La velocidad de bloqueo, si está muy lejos de la frecuencia, es simplemente el momento de cargar el condensador del filtro de bucle para que esté cerca de la frecuencia final, con lo que se producirá la dinámica de bucle estándar de segundo orden.

Si está lejos de la frecuencia, el PFD proporcionará una nota de la inyección de carga; por lo tanto, una diferencia de frecuencia de 1MHz mostrará un beatnote de 1MHz con un ciclo de trabajo del 50%.

Si el Iloop es 100uA, entonces el 50% está disponible para controlar el voltaje del condensador.

Una tapa de 1uF, da una corriente de 50uA, girará a dV / dT = I / C = 50 voltios / segundo.

    
respondido por el analogsystemsrf

Lea otras preguntas en las etiquetas