Decimador de señal / muestra descendente con el retardo de propagación más bajo

0

Me gustaría dividir en frecuencia una señal digital de 10 MHz por un factor de 8 o 16, con el menor retardo de propagación posible. Necesito un retardo de propagación que sea como máximo de 5-10 ns. La mejor solución que pensé es simplemente usar un contador de flip-flop. Esto parece ser bueno , ¡pero el retardo de propagación puede llegar hasta 70 ns en ese chip!

¿Hay un chip que se adapte mejor a mis requisitos de tiempo? Alternativamente, ¿hay una mejor manera de lograr esto?

Más detalles si está interesado:

La razón de todo esto es que estoy tratando de usar una señal de 10 MHz para controlar un contador de FTM en un microcontrolador (Teensy 3.6) en el modo de captura de entrada con algún control de interrupción usado como un bloqueo de fase para mantener la sincronización con La señal de 10 MHz. El problema es que el contador de FTM no es sensible a ese tipo de frecuencia muy alta, por lo que debo dividirlo en frecuencia antes de usarlo.

    

0 respuestas

Lea otras preguntas en las etiquetas