Considere esta función booleana y su complemento que se implementará en un circuito lógico complementario:
\ $ T = \ bar {v}. \ bar {w} + u. \ bar {w} \ $
\ $ \ bar {T} = (v + w). (\ bar {u} + w) \ $
Diseñé la red de pull-up de esta manera:
La implementación de la red de extracción, es decir, el circuito que conectará \ $ T \ $ a \ $ V_ {dd} \ $ tiene 3 PMOS y 1 NMOS. Parece tener sentido: habrá una conexión si \ $ v = 0 \ $ y \ $ w = 0 \ $ o si \ $ u = 1 \ $ y \ $ w = 0 \ $.
Mi pregunta es: ¿debería una red de pull-up estar basada exclusivamente en PMOS y una red de pull-down estar basada exclusivamente en NMOS? Si es así, ¿cómo se puede hacer para \ $ T \ $?