Cálculo de demora de puertas lógicas (MOS)

0

Recientemente empecé un curso de electrónica aplicada en mi universidad y el profesor nos asignó este problema:

Calcule los retrasos máximos y mínimos (tDLH max, min y tDHL max, min) en la conexión de dos puertas con los siguientes parámetros eléctricos:

$$ V_ {OL} = 0.4V \ espacio V_ {OH} = 3V \ espacio V_ {IL} = 1V \ espacio V_ {IH} = 2V \ espacio C_i = 50pF \ espacio R_ {OH, OL} = 130 \ Omega \ espacio R_I = 1M \ Omega $$

Comprendí, a partir de la teoría de que debo considerar el tiempo de carga del capacitor del MOS, pero después de eso no sé cómo continuar y cómo encontrar las cuatro veces.

Utilicé las dos fórmulas de condensador, cargando y descargando, pero solo obtengo dos veces en lugar de cuatro

    
pregunta Andrea Foderaro

0 respuestas

Lea otras preguntas en las etiquetas