Estoy planeando usar LT1959 IC para hacer un voltaje Circuito regulador para salida 3V 1A. La hoja de datos no menciona el valor máximo permitido para el capacitor de entrada para el circuito.
Para cumplir con los requisitos de corriente de rizado para el capacitor de entrada (I RMS (MAX) = I OUT / 2 = 0.5A), planeo usar 7-10 100 uF de condensadores electrolíticos (en configuración en paralelo) con 0.1 Una calificación máxima de corriente de ondulación. Esto se debe a limitaciones de tiempo y costo. Por lo tanto, mi valor efectivo del capacitor de entrada sería 1000 uF con un rango de corriente de rizado de 0.7A-1.0A.
Nuevamente voy a poner alrededor de 10 tapas electrolíticas de 100 uF en paralelo para el capacitor de salida. También usaré algunas tapas de cerámica de 0.1 uF en paralelo con las tapas de salida electrolítica. Así que mi capacitor de salida efectivo sería > 1000 uF.
La evaluación manual de placa para el circuito de demostración LT1959 diseñado Linear Technology utiliza solo un condensador de entrada de 25 uF y un condensador de salida de 100 uF.
Preguntas:
1) ¿Debo preocuparme por el valor de capacitancia efectiva relativamente alto de los capacitores de entrada y salida que estoy a punto de usar, en comparación con el diseño de la compañía?
2) ¿Habría otros problemas en el circuito si continúo con este diseño?
3) ¿Debo colocar cualquier tapa de entrada de cerámica adicional en paralelo con las tapas electrolíticas de entrada?
4) ¿Debo colocar la tapa de cerámica de salida cerca de IC o más cerca de la carga?