Necesita ayuda para diseñar el circuito del regulador de voltaje con LT1959

0

Estoy planeando usar LT1959 IC para hacer un voltaje Circuito regulador para salida 3V 1A. La hoja de datos no menciona el valor máximo permitido para el capacitor de entrada para el circuito.

Para cumplir con los requisitos de corriente de rizado para el capacitor de entrada (I RMS (MAX) = I OUT / 2 = 0.5A), planeo usar 7-10 100 uF de condensadores electrolíticos (en configuración en paralelo) con 0.1 Una calificación máxima de corriente de ondulación. Esto se debe a limitaciones de tiempo y costo. Por lo tanto, mi valor efectivo del capacitor de entrada sería 1000 uF con un rango de corriente de rizado de 0.7A-1.0A.

Nuevamente voy a poner alrededor de 10 tapas electrolíticas de 100 uF en paralelo para el capacitor de salida. También usaré algunas tapas de cerámica de 0.1 uF en paralelo con las tapas de salida electrolítica. Así que mi capacitor de salida efectivo sería > 1000 uF.

La evaluación manual de placa para el circuito de demostración LT1959 diseñado Linear Technology utiliza solo un condensador de entrada de 25 uF y un condensador de salida de 100 uF.

Preguntas:

1) ¿Debo preocuparme por el valor de capacitancia efectiva relativamente alto de los capacitores de entrada y salida que estoy a punto de usar, en comparación con el diseño de la compañía?

2) ¿Habría otros problemas en el circuito si continúo con este diseño?

3) ¿Debo colocar cualquier tapa de entrada de cerámica adicional en paralelo con las tapas electrolíticas de entrada?

4) ¿Debo colocar la tapa de cerámica de salida cerca de IC o más cerca de la carga?

    
pregunta Mrchief

2 respuestas

0

Estás de suerte. La hoja de datos de esta parte contiene detalles extensos sobre las consideraciones de diseño para los límites de entrada y salida. No lo citaré aquí, porque son varios párrafos. Pero si sigue esas recomendaciones y prueba el diseño, estoy seguro de que estará bien.

Un problema que estoy viendo de inmediato es que su ESR será demasiado BAJA con las tapas de salida de cerámica. La mayoría de los reguladores vienen con un ESR máximo y mínimo de salida. La hoja de datos entra en más detalles sobre esto, pero lo primero que dicen es que para aplicaciones típicas estará entre 0.05 y 0.2 ohmios; vas a estar debajo de eso.

Editar: Creo que estás saltando el arma preocupándote por esto. Por defecto deberías:

  1. Diseñe de acuerdo con la hoja de datos. Léalo detenidamente y asegúrese de estar dentro de las especificaciones.

  2. Pruébalo.

Si haces eso, y todavía tiene problemas, entonces es posible que tengas que profundizar en la teoría de cambiar los reguladores, y en lo que podría estar mal.

    
respondido por el Drew
0

Los condensadores electrolíticos no son la mejor opción para esta aplicación. Normalmente se utilizan condensadores cerámicos debido a su muy baja ESR. Los condensadores de cerámica pueden manejar fácilmente 0.5A de corriente de ondulación en la entrada. Esta parte parece tener precaución contra su uso en la salida y recomienda un tipo específico de capacitor de tantalio que proporcione la ESR óptima para esta parte. La mayoría de los reguladores están diseñados para usar condensadores de cerámica en la salida y esta parte también requiere un diodo externo, ya que no es síncrono. Si fuera yo, elegiría un regulador diferente, diseñado para capacitores cerámicos y sincrónico. Recomiendo encarecidamente que simules este circuito en Ltspice.

    
respondido por el EE_socal

Lea otras preguntas en las etiquetas