Tengo la intención de usar la arquitectura del receptor de conversión descendente directa con tecnología CMOS para una señal de banda relativamente estrecha. ¿Un buen diseño de receptor con una gran ganancia en el extremo frontal supera el efecto del ruido de parpadeo? y ¿cómo se estima la densidad espectral de potencia del voltaje de ruido de parpadeo en CMOS?