¿Cómo diseñar el valor del capacitor para DAC capacitivo basado en el análisis de ruido y desajuste?

0

Para diseñar el valor correcto para el capacitor en un DAC capacitivo, debemos analizar dos posibles causas de errores. Análisis de ruido y desajuste. sqrt (kT / C) debe ser menor que 1/2 LSB. Pero, el valor de C parece ser muy alto basado en esta ecuación. (Para un DAC de 14 bits es aproximadamente 1nF) También, ¿cómo traemos un análisis de desajuste para que el DAC concluya sobre el valor del capacitor?

    
pregunta Sanket Gupta

1 respuesta

1

El error mínimo con el que debe compararse es el rendimiento de un DAC ideal.

Si el tamaño del paso es LSB = \ $ 1.2 / 2 ^ {14} \ $ = 73.2 \ $ uV \ $

entonces el residuo de error será

LSB \ $ / \ sqrt {12} \ $ = 21.1 \ $ uV \ $

Si desea que la contribución de ruido (adición de RSS) no sea perceptible, entonces el ruido kTC debería ser 1/10 de eso = 2.1 \ $ uV \ $

Lo que significa que el tamaño del capacitor es 907 pF o ~ 1 nF usando el cálculo de kTC.

El ruido kTC se desarrolla a través de lo que se está reiniciando. Para responder a tu pregunta deberás dar un esquema. Si el condensador se está reiniciando desde una fuente de voltaje u otros condensadores, y si hay otros condensadores conectados y cómo se equilibra esa carga y el impacto de la conservación de la carga.

    
respondido por el placeholder

Lea otras preguntas en las etiquetas