Refiérase a esta pregunta que había preguntado hace unos días: Explicación del filtro PWM DAC
Hola, me está resultando extremadamente difícil crear las señales PT0 y PT1 como se indicó anteriormente. Estoy usando un dispositivo dsPIC30F. Se crean dos PWM con control de ciclo de trabajo independiente, sin embargo, el cambio de ciclo de trabajo se realiza controlando el flanco descendente, donde, como se indica anteriormente, PT0 debe tener un flanco descendente fijo y un flanco ascendente variable ... ¿cómo lograrlo?
Por otro lado, estoy pensando en usar un LPF de clave sallen de 4to orden simple para filtrar la mayor parte de la fundamental de PWM ... y configurar su corte para que diga menos de la mitad de la fundamental de PWM. Mi frecuencia de muestreo para la salida DAC (sí, estoy muestreando mi propia salida DAC) es BAJA aproximadamente una vez cada 25 ms.
¿Puedo eliminar la ondulación sobrante utilizando un pequeño filtro LC en línea con la salida DAC? Esto funciona en los reguladores de voltaje ... ¿funcionará aquí? La salida va a controlar una OpAmp de alta impedancia de entrada ... por lo que no se cuestiona la capacidad actual de la unidad.
¿Algún puntero?