Detector de frecuencia de fase en PLL

0

Este es el circuito detector de frecuencia de fase que estoy usando en mi diseño pll. ¿Cómo encuentro la ganancia del PFD cuando todos los bloques son digitales y las formas de onda de entrada y salida son formas de onda de pulso?

    
pregunta Swap

1 respuesta

1

La ganancia se cotizará como 'salida por radianes' o 'salida por ciclo'. Usualmente usamos el primero ya que es más natural para los cálculos de ancho de banda de bucle, pero es más fácil calcular el último desde el PSD.

Considere lo que sucede cuando una entrada se retrasa con la otra en 0,1 ciclos. La salida estará activa durante 0.1 de un ciclo, por ciclo. En otras palabras, la salida estará activa con un ciclo de trabajo de la diferencia de fase en ciclos.

Si su lógica de salida cambia 5v, entonces la ganancia de salida es de 5v por ciclo, aproximadamente 0.8v por radián. Si su lógica cambia las fuentes de corriente de 5 mA, entonces su ganancia es de 5 mA por ciclo, o de 800 uA por radián.

    
respondido por el Neil_UK

Lea otras preguntas en las etiquetas