¿Cómo se comportaría un oscilador en anillo con un número par de inversores?

0

Intuitivamente, entiendo que con un número par de etapas, la salida de la última sería el mismo nivel lógico que la entrada de la primera, de modo que la salida eventualmente se trabe en un cierto nivel lógico. Considerando que, con un número impar de inversores, las salidas conmutan y la frecuencia resultante está determinada por el retardo de la puerta.

Sin embargo, también leí que el criterio de Barkhaussen no se aplica a los circuitos no lineales, y no se puede utilizar para evaluar el comportamiento de un oscilador en anillo. Si ese es el caso, ¿cómo explica el mantenimiento de las oscilaciones en el oscilador? Más precisamente, ¿cómo sería el comportamiento transitorio que lleva a las oscilaciones?

Además, ¿existe un punto de operación de CC necesario al cual cualquiera de los osciladores converja en estado estable? ¿Es el punto operativo "estable" en el caso de par e "inestable" en el caso de etapas impares?

    
pregunta user124713

3 respuestas

1

Probablemente no haría nada interesante.

Con un número par de inversores, debería haber un cambio de fase a través del anillo de 0 grados, pero no hay inversión de CC al final de la cadena, lo que significa que el circuito debería ser inherentemente estable.

Inicialmente, puede encontrar que se inician en un estado inestable, pero en algún momento se asentará porque siempre habrá un inversor que sea ligeramente más fuerte que el resto, normalmente el nodo de salida, como normalmente se cargaría.

    
respondido por el Tom Carpenter
0

Si puede garantizar que la salida de una de las NOT-Gates esté en un estado definido ("alto" o "bajo") durante algún tiempo, el circuito enclavará un estado independiente de los tipos de puertas utilizadas.

Sin embargo, ¿qué sucede si los voltajes de salida iniciales de todas las puertas tienen el mismo nivel?

Esto seguramente depende de los tipos exactos de puertas utilizadas:

Si la tensión de entrada de las compuertas CMOS, por ejemplo, se encuentra exactamente en el medio entre alta y baja, la tensión de salida también está en el medio entre alta y baja (lo que puede dañar la compuerta CMOS cuando se hace esto durante un tiempo prolongado). / p>

Sin embargo, tan pronto como el voltaje de entrada de una compuerta CMOS aumenta (o disminuye) un poco, el voltaje de salida desciende (o aumenta) rápidamente.

Usando puertas CMOS, por lo tanto, de hecho, bloquearía un cierto nivel lógico porque un pequeño aumento del voltaje de entrada de la primera puerta causará un gran aumento del voltaje de salida de la última puerta (que es el voltaje de entrada de la primera puerta). ).

    
respondido por el Martin Rosenau
0

El oscilador de anillo N = par se comporta como este

simular este circuito : esquema creado usando CircuitLab

    
respondido por el analogsystemsrf

Lea otras preguntas en las etiquetas