Circuitos CMOS adiabáticos en diseño de baja potencia

0

Existen varias técnicas para reducir el consumo dinámico de energía en el diseño de baja potencia, pero no pude entender los conceptos básicos de los circuitos adiabáticos y cómo reducirá el consumo dinámico de energía en el diseño de baja potencia. Cualquier ayuda es apreciada

    
pregunta pavan sp

1 respuesta

1

Utilizan puertas de transmisión y relojes triangulares bifásicos para reducir Ic = CdV / dt y escalonar los relojes. Pero utiliza el doble de la propiedad inmobiliaria de CMOS.

El elemento búfer básico consiste en dos Conjuntos de puertas de transmisión. Φ1 y Φ0 son ambos relojes trapezoidales pero Φ1 es un cuarto ciclo detrás de Φ0.

Inicialmente, todos los nodos están en 0. Como la entrada gradualmente sube a 1 (si es 1) o se mantiene en 0, Φ0 transiciones a 1.

En el siguiente paso, Φ1 hace la transición a 1, que establece la salida en 1 si la entrada era una y, de lo contrario, la deja en 0, lo que a su vez reduce la disipación de potencia porque no pasa ninguna carga a través del transistor.

En el tercer paso, 0 vuelve a transiciones a 0 restableciendo la entrada a 0.

Finalmente, Φ1 vuelve a las transiciones a 0 y la salida se restaura a 0 en la siguiente puerta para permitir la canalización completa y, por lo tanto, el circuito está listo para procesar una nueva entrada.

    
respondido por el Tony EE rocketscientist

Lea otras preguntas en las etiquetas