Coincidencia de impedancias en la línea de voltaje de CC para eliminar el timbre / los reflejos

6

Estoy generando una señal de 6 MHz en un Altera FPGA. Estoy enviando esta señal de 1.8 V a través de un cambiador de nivel a 3.3 V a un conector en la placa. Esta es la señal en ese conector:

Luego,estoyenviandoestaseñalde3.3VdevueltaalFPGA(reducidoa1.8V).SaledelaFPGA(retrocedióhasta3.3V)ysellevaacaboenotroconectordelaplaca.Estaeslaseñaleneseconector:

Hay muchos zumbidos de reflexiones en la línea que estoy tratando de amortiguar. He puesto una resistencia de 33 ohmios en serie en la pista, pero no ayudó.

¿Qué hago para hacer coincidir la impedancia? Solo tengo electrónica de nivel aficionado.

    
pregunta artic sol

3 respuestas

2

Asegúrese de utilizar los mejores métodos de medición posibles con el alcance para evitar la introducción de impresiones falsas. Cable GND corto referenciado a la derecha en el punto de medición de carga.

Asegúrese de que la resistencia en serie en la línea de señal esté lo más cerca posible de la salida del controlador.

Es posible que el valor del resistor en serie deba ajustarse hacia arriba o hacia abajo para mejorar la coincidencia de línea.

Para aplicaciones particularmente críticas, es posible que deba colocar un pullup y un pulldown en el extremo de la línea para que coincida con la impedancia de la línea y evite los reflejos. La impedancia de coincidencia es la resistencia equivalente paralela de las dos resistencias.

Si tiene todo esto construido en un tablero de enchufes de proto con cables voladores en todas partes, las imágenes de las formas de onda pueden ser tan buenas como sean.

    
respondido por el Michael Karas
2

A 20 ns / división, tasas de borde de 2 ns, necesita amortiguar; use 50 ohms y 33/47/68/100 pF en serie desde trace / wire hasta GND. O prueba con 100 ohmios y un condensador pequeño.

Por cierto, su frecuencia de llamada de 100 MHz es donde resuenan 15 sondas pF y 100 nH cables de tierra (6 ") de sonda de alcance.

Omita sus IC, justo en el paquete. Utilizando condensadores SMT. En planos de tierra.

    
respondido por el analogsystemsrf
2

Desde el pin de salida de tu FPGA puedes ajustar la velocidad de giro o al menos obtener la información de la velocidad de giro.

Si hay una inductancia parásita en su cable, este timbre se generará debido al voltaje en una inductancia dada por U = di / dt en cada conmutación.

El timbre podría ocurrir debido a una inductancia adicional, introducida en el sistema por su sonda. Si es posible, trate de usar un suelo como en la imagen. Tal vez su señal sea mucho más hermosa en realidad sin la sonda.

Enlace

    
respondido por el Sir Sy

Lea otras preguntas en las etiquetas