Mi libro de texto dice que esta figura requiere doce pines. ¿Alguien puede explicar por qué esta combinación de puertas requiere doce pasadores?
Mi libro de texto dice que esta figura requiere doce pines. ¿Alguien puede explicar por qué esta combinación de puertas requiere doce pasadores?
Uso de puertas individuales, conectadas externamente (para que las conecte como mejor le parezca), 3 por puerta + 1 para potencia + 1 para tierra. Eso es 11 pines. Redondee porque la mayoría de los chips duales en línea (DIP, soic, etc.) solo vienen en números pares. 12 pines, uno NC (no conectado). Los chips más pequeños ocasionalmente vienen en un número impar de pines, siendo 5 el pin SOT-23 como un buen ejemplo. Puede obtener ics de una sola puerta en sot-23 5 pin.
Esto es esencialmente un duplicado de su otra pregunta ¿Qué son exactamente los pines? en el paquete? .
Si está tratando de calcular los "pines requeridos" para hacer un diseño, la razón es probablemente tratar de minimizar el costo del diseño, si se implementara en circuitos integrados de lógica de la era de la década de 1980. Este cálculo es esencialmente irrelevante para el diseño de la tecnología que usaría hoy en día, como un FPGA, CPLD o lógica de 1 y 2 puertas.
En lógica discreta, minimizaría el costo de esta lógica al minimizar primero el número de paquetes que compra, y luego minimizar el número de puertas que usa dentro de esas partes (lo que reduce el costo solo si realmente puede compartir estas puertas con otras lógica en su diseño).
Para implementar este circuito, tienes la opción de comprar un chip de compuertas OR (probablemente 4 compuertas por chip), un chip de compuertas NAND y un chip de compuertas AND (y perder todas las entradas excepto una en cada chip) O, implemente la compuerta AND como una cascada de dos NAND, y luego compre un chip de compuertas OR y un chip de compuertas NAND.
Como la segunda opción es más económica, en realidad puede ver G3 como una puerta que requiere 6 pines, tres para la primera puerta NAND y tres para una puerta NAND conectada como inversor.
Lea otras preguntas en las etiquetas digital-logic