He estado tratando de entender cómo se elimina el sesgo dc en la salida dentro de un amplificador operacional. El siguiente circuito parece funcionar
Algunas explicaciones se dan a continuación por el autor
Para cambiar el nivel de salida de CC a cero, los circuitos traductores de nivel son usado. Un seguidor de emisor con divisor de voltaje es la forma más simple de traductor de nivel como se muestra en la fig. 2.
Por lo tanto, un voltaje de CC en la base de Q produce 0 VCC en la salida. Es decidido por R1 y R2.
Pero no entiendo bien cómo R1 y R2 logran mantener 0V en la salida no independientemente del valor de CC que pongamos en la entrada . A medida que cambia Input , \ $ V_ {CE} \ $ del transistor \ $ Q \ $ varía en la línea de carga, por lo que no veo cómo o / p puede permanecer en 0V . Aprecio cualquier ayuda.