¿Cómo afecta la velocidad de ADC a este circuito de filtración?

1

Estoy realizando un diseño teórico para un simple circuito ADC basado en dsPIC. Tanto la hoja de especificaciones del dispositivo DS70000657H-page 30 como la nota de la aplicación Guía de interfaz y analógico dicen que:

  • AVdd y Vdd se pueden conectar a través de una bobina
  • AVss y Vss deben conectarse directamente, pero puede tener dos planos que están separados espacial y eléctricamente en las proximidades de sus secciones de circuito, con trazas de retorno separadas que están conectadas a la fuente de voltaje

De particular interés:

Mi tasa de conversión de ADC es muy baja (del orden de 5 Hz). Si uso esa frecuencia, los valores requeridos para L y C son muy altos. Para permitir piezas de bajo costo, utilizando un condensador de aluminio de 100uF para AVdd y un choke de 33uH, tendría que muestrear a ~ 2.8 kHz, que es demasiado rápido.

Mis preguntas son:

  • ¿La tasa de conversión de ADC a la que se hace referencia en la hoja de especificaciones es una tasa exacta o una tasa máxima por debajo de la cual el muestreo es seguro?
  • Si la frecuencia de muestreo física no es negociable, ¿podría usarla pero luego ejecutar un DSP interno, como un filtro de promedio móvil?
pregunta Reinderien

0 respuestas

Lea otras preguntas en las etiquetas