Tengo un archivo VHDL simple que se puede simular correctamente y que se sintetiza con Quartus II-11.0 (edición web). Puedo interactuar con interruptores, leds, siete segmentos y botones pulsadores.
Mi problema es que entre los 9 tableros Altera DE2 que tengo, solo 3 de ellos se comportan como se esperaba. El FPGA parece el mismo ...
Sin embargo, visualmente, hay pequeñas diferencias en los dos tipos de tableros, pero no puedo entender por qué no se comportan igual:
This funciona como se esperaba, mientras que este no (observe que, por ejemplo, los condensadores no son los mismos en la parte superior izquierda).
Estoy usando exactamente el mismo flujo de bits (pof o sof).
¿Qué me estoy perdiendo? ¿Dónde puedo encontrar la información exacta sobre estas diferencias?