Me estoy preparando para un proyecto que conectará un FPGA con muchos relés 3v en su gpio. Además, algunos de los relés se alimentarán con la misma fuente de alimentación que utiliza el FPGA. El FPGA activará ciertos relés, así como leerá señales que están en serie con bobinas de relé.
Sé que un relé de cierre puede crear un pico de voltaje inductivo que podría dañar el FPGA. Además, no estoy seguro de que los pines gpio puedan suministrar suficiente corriente para activar varios relés en paralelo.
He encontrado diodos de retorno, seguidores de voltaje y optoacopladores antes, y estoy bastante seguro de que uno o todos estos podrían ayudar aquí. ¿Qué debo hacer para proteger mi FPGA y asegurarme de que pueda controlar los relés?