Necesito ayuda para entender este circuito VCO

1

Los dos circuitos de interés se describen en las páginas 12-14 de Application Note 263, Sine Técnicas de generación de olas PDF WARNING

Me preocupa principalmente el circuito en la Fig. 15, pero el circuito en la Fig. 14 es su predecesor, que tiene algunas notas adicionales. Solo necesito entender las etapas hasta la salida del triángulo. Las etapas de conformación logarítmica no me interesan.

El alcance de lo que HAGO saber es el siguiente:

  • Comparador = Salida de onda cuadrada, obviamente.
  • onda cuadrada en integrador = onda triangular. Hasta ahora, todo bien.

Lo que no entiendo:

  • mucho.
  • ¿Cómo hace la disposición FET para convertir un simple voltaje constante en un comportamiento oscilatorio?
  • ¿Por qué el comparador debe estar sesgado?

Si puedes ELI5, serás mi héroe. Actualmente solo he estudiado componentes pasivos y amplificadores operacionales. Mi conocimiento de los transistores (particularmente las propiedades de los transistores reales) es esencialmente inexistente. Gracias de antemano por su ayuda!

    
pregunta bretmattingly

1 respuesta

1

El circuito de registro (o circuito de diodo) es para el convertidor de triángulo a seno, distorsionando las ondas de triángulo para que les guste más sinusoidal. No tienen nada que ver con hacerla oscilar.

Este es el bloque de construcción principal en el trabajo es una versión un poco más compleja de esto :

Elcomparadortieneunasalida+/-yciertahistéresis.Cuandoalcanzaelpuntodeactivaciónpositivo,"cambia" a alto en la salida y el integrador de amplificador operacional (que estaba aumentando hacia arriba) invierte la dirección y comienza a integrar -Vin. Lo mismo sucede cuando alcanza el punto de activación negativo.

La retroalimentación positiva en el comparador en el circuito anterior establece la histéresis (que, a su vez, determina la amplitud de las ondas triangulares). Las ondas cuadradas siempre son de riel a riel (o lo más cerca que pueda manejar el comparador).

En el caso del circuito anterior, los puntos de activación serán +/- 2/3 de los voltajes de suministro (asumiendo que el comparador es una salida de riel a riel). Puede verlo fácilmente observando qué voltaje en la salida del amplificador operacional se requeriría para hacer que la entrada del comparador sea 0V con el comparador en cualquiera de los rieles. Por lo tanto, generaría una onda triangular de +/- 6.6V con una fuente de +/- 10V.

El circuito de notas de aplicación utiliza un diodo de referencia Zener enterrado LM329 6.9V (en lugar de los rieles de alimentación) para determinar los puntos de activación y algunos diodos para corregir las caídas involucradas en la conducción de la corriente hacia y desde el diodo de referencia debido a la amplitud el control es muy importante (la onda triangular no es tan buena para dar forma a las ondas sinusoidales, es puntiaguda en la parte superior y las ondas sinusoidales son muy planas en la parte superior). La onda cuadrada medida en la resistencia de 10K conectada al potenciómetro de 10M debe ser de +/- 6.90V.

El arreglo JFET a continuación:

Tienedosbloques:hayunamplificadorinversorquecrea-Vin(elLF351ylasdosresistenciasal1%conelajustecero),ydosinterruptoresanalógicos(losJFET)queactúancomouninterruptorSPDT.

LaentradaesVin,ylasalidadelLF351es-Vin.Ambosvoltajes"DC" cambian solo cuando cambia Vin (entrada de voltaje de control).

Entonces, en lugar de tomar la salida del comparador de +/- 6.9V fija (que produce una frecuencia fija), toman el voltaje de entrada + Vin o -Vin. Dado que la integración es a un voltaje fijo, la frecuencia será proporcional al voltaje de entrada (un VCO lineal).

Puede reemplazar los JFET con un interruptor analógico CMOS y obtener un resultado similar con menos componentes (y cargar menos la entrada: el diseño JFET aplica un voltaje pulsante a través de la serie 10K en la entrada).

    
respondido por el Spehro Pefhany

Lea otras preguntas en las etiquetas