Estoy estudiando Digital PLL's. Estoy sorprendido por lo que sucede cuando las dos señales de entrada (entrada + retroalimentación) comienzan en la misma frecuencia pero en diferentes fases. Por lo que puedo ver, la señal de error del detector de fase hará que el VCO cambie a una frecuencia diferente (ya sea más grande o más pequeña que la frecuencia de entrada, dependiendo de cuál de las dos señales de entrada está liderando). Suponiendo que la diferencia de fase inicial es bastante grande, ¿la frecuencia de retroalimentación cambia inmediatamente a una frecuencia sustancialmente diferente y luego vuelve a converger lentamente a la frecuencia de entrada a medida que la diferencia en la fase de las dos señales se reduce?