Comportamiento de PLL digital cuando las señales comienzan en la misma frecuencia pero fuera de fase

1

Estoy estudiando Digital PLL's. Estoy sorprendido por lo que sucede cuando las dos señales de entrada (entrada + retroalimentación) comienzan en la misma frecuencia pero en diferentes fases. Por lo que puedo ver, la señal de error del detector de fase hará que el VCO cambie a una frecuencia diferente (ya sea más grande o más pequeña que la frecuencia de entrada, dependiendo de cuál de las dos señales de entrada está liderando). Suponiendo que la diferencia de fase inicial es bastante grande, ¿la frecuencia de retroalimentación cambia inmediatamente a una frecuencia sustancialmente diferente y luego vuelve a converger lentamente a la frecuencia de entrada a medida que la diferencia en la fase de las dos señales se reduce?

    
pregunta user91262

1 respuesta

1

Habrá un error de voltaje debido al error de fase y, si el bucle de control utiliza un integrador, la frecuencia del VCO aumentará ligeramente para alcanzar la fase correcta de la señal de referencia.

Una vez que llegue a la fase correcta, el error de fase será cero, pero el integrador (que funciona a partir de la señal de error) hará que el VCO pase el punto de fase perfecto y lo que suceda a continuación se reducirá totalmente a qué otros mecanismos de procesamiento de errores tiene. lugar por ejemplo: -

  • El rebasamiento de la fase es pequeño y gradualmente, después de unos pocos ciclos de oscilación alrededor del punto de ajuste deseado, el error se acerca bastante a cero.
  • El "sistema" continúa oscilando y el error promedio es cero
  • El sistema se vuelve inestable

Sin el conocimiento de los otros componentes, no puedo decir qué sucederá pero, la intención, sospecho que sería establecer un error cero (indistinguible del ruido).

    
respondido por el Andy aka

Lea otras preguntas en las etiquetas