Una compuerta usa tantos transistores como sea necesario o como puede usarse con el nivel de voltaje que lo acompaña. Una compuerta AND y OR de 1000 entradas sería insostenible en la mayoría de los procesos CMOS modernos de la última ... nunca. Una excelente manera de entender la cantidad de mosfets (y, por lo tanto, las entradas) es comprender la cantidad de voltaje que se necesita para encender y apagar un MOSFET y cuántos están "verticalmente" entre los rieles de alimentación y la salida.
Ejemplo de imagen:
simular este circuito : esquema creado usando CircuitLab
Esta es una puerta NOR de 4 entradas. Corto, dulce y técnicamente correcto en todos los aspectos además del sistema de numeración M. ¿Ves cómo hay 5 transistores entre VDD y tierra? Su VDD debe ser lo suficientemente alto como para colocar esos 4 pmos en saturación. Ese es tu límite. Oh, también puedes combinar eso con el límite de voltaje de ruptura de la fuente de la puerta. Lo que significa que para un proceso dado hay, de hecho, un número máximo de entradas a una puerta lógica (no debe confundirse con entradas a las puertas Mosfet, que generalmente es una).
Ahora, si desea calcular todo esto, necesita conocer mucha física de dispositivos. Mi ejemplo con NOR no sufre de efectos de puerta trasera como las otras puertas lógicas. Luego están las limitaciones actuales y se complica lo suficiente como para ser difícil para las personas. Las computadoras son tus amigas en este caso.