tCHSL tiempo SPI

1

EstabarevisandolahojadedatosdeMicronSPIFlash.EldiagramadetiempotienetCHSL:S#tiempodeesperanoactivo(relativoaCLK)

¿Quéesexactamenteesto?Deacuerdoconeldiagramadetiempo,estosemideentreelflancoascendentedelrelojyelS#quevadealtoabajo.

Peroestonuncapasa.Elrelojestá'apagado'cuandoS#esalto.

Figura3en"Características de CA" en el enlace de abajo -

www.micron.com/.../{0F7AD04B-73A4-45FA-A2A0-B19F77B3A42B}

    
pregunta hithesh

1 respuesta

1

Los buses SPI se comparten frecuentemente con múltiples dispositivos. Por lo tanto, es posible que el reloj se esté ejecutando mientras el dispositivo A no está seleccionado, porque se seleccionó otro dispositivo B.

La restricción de tiempo tCHSL descrita es el tiempo que S # debe mantenerse alto después de un aumento en el borde del reloj. Esto podría suceder si los dispositivos se cambian rápidamente. Si se rompe esta restricción, el dispositivo A podría comportarse como si el último límite de reloj para el dispositivo B se dirigiera hacia sí mismo o, en general, no se definiera. Es un caso bastante improbable y la mayoría de las hojas de datos solo tendrán una restricción de tiempo de configuración de S # requerida a CLK, en vez de eso, con el supuesto implícito de que este caso de borde se evita mediante el protocolo SPI en sí mismo, aunque el tiempo de retención de S # es tCHSH después del último reloj del dispositivo B.

    
respondido por el FRob

Lea otras preguntas en las etiquetas