Soy nuevo en Virtex 5, que tiene un núcleo PPC440 incorporado (XC5VFX70T). Estoy utilizando la placa Xilinx ML507 para mi diseño.
Creé el núcleo integrado utilizando XPS y lo instalé en mi proyecto HDL. Como periféricos, estoy usando un controlador DDR2, BRAM, SRAM, un UART y algunos GPIOs. Sin embargo, no pude ver ningún puerto de bus de datos / dirección desde el núcleo integrado que puedo usar en la estructura FPGA.
Tengo algunos núcleos RTL IP que requieren mapeo de memoria. ¿Cómo conecto estos núcleos IP al núcleo PPC440? También hay algunos registros implementados en el tejido FPGA que se utilizan para la inicialización del sistema. Quiero que el núcleo PPC440 escriba en estos registros durante la inicialización. ¿Cómo puedo lograr esto si el núcleo incorporado no tiene direcciones / bus de datos como puertos externos?