filtro de paso bajo de síntesis digital directa

1

Estoy diseñando un generador de onda sinusoidal utilizando un chip dds (ad9833). Los parámetros del sistema son:

  • rango de frecuencia de 1-12 MHz
  • espolones y armónicos hasta -50 dBc
  • Potencia de salida al menos 10 dBm

Dado que la frecuencia está cambiando, el corte del filtro de paso bajo debe ser ajustable. Mi primer pensamiento fue tener un banco de capacitores controlado por mosfet, pero las capacitancias del transistor están limitando el rango de corte. También probé con varactores, pero tengo problemas para simularlos en LTSpice. Me gustaría que este circuito fuera un filtro LC. El último recurso es tener diferentes filtros para diferentes frecuencias clave, como 1 MHz, 2 MHz, 4 MHz, 8 MHz, 16 MHz, pero ¿cómo puedo cambiar entre filtros usando un microcontrolador?

    
pregunta michael johnson

1 respuesta

1

No es la frecuencia de la señal de salida para la que está diseñado su filtro, sino el reloj que se ejecuta a través de las entradas tabuladas dentro del DDS.

La señal de reloj externa que se proporciona es lo que impulsa el cambio en la salida. Tu filtro de paso bajo estará diseñado para esta frecuencia. Eche un vistazo a la siguiente sección de las pautas de Analog para sus productos DDS:

enlace

    
respondido por el delanymichael

Lea otras preguntas en las etiquetas